دستگاه های حافظه دائمی (PMD)برای صرفه جویی مداوم و بدون انرژی در اطلاعات طراحی شده است.

روش رو مینویسم رامبر اساس رتبه زیر طبقه بندی کنید:

  1. برنامه ریزی یکباره ماسک در کارخانه تولید؛
  2. یک بار برنامه ریزی شده توسط کاربر با استفاده از دستگاه های خاص به نام برنامه نویسان - PROM ;
  3. برنامه ریزی مجدد یا برنامه ریزی مجدد رام - RPZU.

رام ماسک

برنامه نويسي رام های ماسک شدهدر طول فرآیند آماده سازی VIC مشاهده می شود. کریستال حامل را حلقه بزنید، همه چیز در اسرع وقت ایجاد می شود عناصر حافظه (SE)و سپس در آخرین عملیات تکنولوژیکی در پشت ماسک عکس اضافی توپ کموتاسیون، اتصالات بین خطوط آدرس داده شده توسط یک عنصر حافظه ایجاد می شود. این قالب (ماسک) با توجه به کارت های سفارش طراحی شده است. طیف گسترده ای از گزینه های کارت ممکن را می توان در ذهن فنی IMS یافت رام. بنابراین رامبر اساس ماتریسی از دیودها، ترانزیستورهای دوقطبی یا MOS تهیه می شوند.

ماسک PPP ها بر اساس ماتریس دیود

طرح چنین رامدر شکل نشان داده شده است. 12.1. در اینجا خطوط افقی خطوط آدرس هستند و خطوط عمودی خطوط داده هستند که اعداد دوگانه 8 بیتی از آنها گرفته می شود. این مدار دارای خط متفاوتی از آدرس ها و خطوط داده است. انتخاب کل ردیف WE زمانی انجام می شود که یک صفر منطقی به آدرس آدرس ارائه شود. لس آنجلس i از خروجی رمزگشا. برای انتخاب های WE، یک 0 منطقی به دلیل وجود یک دیود در خط متقاطع ثبت می شود Dمن که لس آنجلسمن، چون لنس در ترمینال آن بسته است: + 5، دیود، زمین در خط آدرس. بله تو داری رامهنگام اعمال آدرس 11 2، یک سیگنال صفر فعال در خط آدرس ظاهر می شود لس آنجلس 3، در گذرگاه داده 0 منطقی خواهد بود D 7 D 0 اطلاعات درخواست 01100011 2 .

ماسک PZP بر اساس ماتریسی از ترانزیستورهای MOS

یک نمودار نمونه از این PZP در شکل نشان داده شده است. 12.2. ثبت اطلاعات بر اساس اتصال یا عدم اتصال ماسفت در نقاط خروجی VIC امکان پذیر است. هنگام انتخاب آدرس آهنگ در خط آدرس تلفن لس آنجلسپس i یک سیگنال منطقی فعال 1 است. پتانسیل نزدیک به پتانسیل دستگاه نجات جان + 5 ولت. این 1 منطقی به دروازه های تمام ترانزیستورهای ردیف اعمال می شود و آنها را باز می کند. همانطور که پشته ترانزیستور متالیزاسیون روی خط داده قرار دارد Dپس i پتانسیلی از مرتبه 02 03 ولت است. سطح منطقی 0. از آنجایی که پشته ترانزیستور متالیز نشده است، لانس نشان داده شده اجرا نمی شود، هیچ افت ولتاژی در پشتیبانی R i وجود نخواهد داشت. در نقطه Dپس من پتانسیل 5+ خواهم داشت. سطح منطقی 1. به عنوان مثال، همانطور که در شکل نشان داده شده است. 12.2 رام در آدرس عرضه کد 01 2 در خط آدرس لس آنجلس 1 در سطح 1 فعال و در گذرگاه داده خواهد بود D 3 D 0 کد 0010 2 خواهد بود.

ماسک PZP بر اساس ماتریس ترانزیستورهای دوقطبی

نمونه ای از این نمودار رامنمایش در شکل 12.3. ثبت اطلاعات نیز از طریق متالیزاسیون و غیر فلزی شدن قسمت بین خط پایه و آدرس امکان پذیر است. برای انتخاب ردیف WE برای خط آدرس لس آنجلس i به طور منطقی تامین می شود 1. در طول متالیزاسیون، ولتاژ به پایه ترانزیستور تامین می شود، ولتاژ در نتیجه اختلاف پتانسیل بین امیتر (زمین) و پایه (تقریباً 5 + ولت) باز می شود. وقتی این اتفاق می افتد، لنس یخ می زند: + 5; opir آرمن؛ ترانزیستور روشن است، زمین روی امیتر ترانزیستور است. در نقطه Dمن در چه پتانسیلی خواهد بود، که نشان دهنده افت ولتاژ در ترانزیستور باز است - پس از آن، حدود 0.4. منطقی 0. به این ترتیب، WE صفر را نوشته است. از آنجایی که فضای بین خط آدرس و پایه ترانزیستور فلزی نشده است، مفهوم مدار الکتریکی اجرا نمی شود، افت ولتاژ روی پشتیبانی آرمن نه، به آن در خط داده Dپس من پتانسیل 5+ خواهم داشت. منطقی 1. هنگام ارسال، برای مثال، آدرس 00 2 y نشان داده شده در شکل. 12.3 رامکد 102 روی SD ظاهر می شود.

آن را اعمال کنید رام های ماسک شدهدر شکل نشان داده شده است. 12.4 و در جدول. 12.1 - پارامترهای їх.

جدول 12.1. پارامترهای ماسک PZP
انتصاب BIS فن آوری تولید ظرفیت اطلاعات، بیت ساعت انتخابات، ns
505PE3 pMOS 512x8 1500
K555PE4 TTLSH 2Kx8 800
K568PE1 nMOS 2Kx8 120
K596RE1 TTL 8Kx8 350

رام برنامه ریزی شده

رام برنامه ریزی شده (PROM) همان یا ماتریس های ترانزیستوری مانند PZP های ماسک و همچنین سایر اجزای WE هستند. عنصر حافظه PROMدر شکل نشان داده شده است. 12.5. دسترسی به این با ارسال یک 0 منطقی به خط آدرس تضمین می شود لس آنجلسمن. ضبط در نتیجه ته نشینی (ذوب) فیوزهای PV که به صورت سری با دیودها، ساطع کننده های ترانزیستورهای دوقطبی و تخلیه ترانزیستورهای MOS متصل هستند، انجام می شود. درج همجوشی PV قطعه کوچکی از متالیزاسیون است که هنگام برنامه ریزی با پالس های جت 50-100 میکرو آمپر و مدت زمان حدود 2 میلی ثانیه فرو می ریزد (ذوب می شود). اگر درج ذخیره شود، یک 0 منطقی با ZE نوشته می شود، قطعات بین حیات و زمین در پیاده سازی می شوند. لس آنجلسمن از طریق یک دیود (در ماتریس های ترانزیستور - از طریق یک ترانزیستور بسته). اگر درج کامل شود، مقادیر به صورت زنجیره ای و ZE به صورت منطقی 1 نوشته می شود.

دستگاه های حافظه پیوسته (PMD) از نوع پویا

تراشه های رام با توجه به روش برنامه نویسی به طوری که اطلاعات به آنها وارد شود به سه گروه رام تقسیم می شوند که یکبار برنامه ریزی شده توسط چاپگر با توجه به روش اینترلاک کردن ماسک عکس (ماسک)، رام ماسک (ROM، ROM) رامی که توسط اپراتور یکبار برنامه ریزی می شود و طبق روش تعویض فیوزهای همجوشی chock crystal ( PROM, PROM ) ، رام که به راحتی توسط کاربر قابل برنامه ریزی است ، رام مجدد (RPZU, EPROM) برنامه ریزی می شود.


Malyunok 15. Vashtuvannya از ریز مدارهای ماسک PZP در ساختارهای دوقطبی.

Malyunok 16. عناصر حافظه PZP در ترانزیستورهای MOS با ولتاژ آستانه برنامه ریزی شده

قدرت اساسی همه ریز مدارهای PZP سازماندهی غنی (کلمه) آنها، حالت خواندن به عنوان حالت عملکرد اصلی و استقلال انرژی است. در عین حال، تفاوت های قابل توجهی نیز در روش برنامه نویسی، حالت های خواندن و آنچه در هنگام فریز کردن با آنها درگیر است، وجود دارد. بنابراین، مهم است که نگاه دقیق تری به گروه پوست ریز مدارهای PZP داشته باشیم.

ریزمدارهای PZUM با استفاده از فناوری های دوقطبی TTL، TTLSh، n-channel، p-channel و KMDP تولید می شوند. این اصل برای اکثر ریزمدارهای گروه PZUM یکسان است و می توان آن را با ساختار ریزمدارهای K155PE21-KI55PE24 نشان داد (شکل 15) عناصر اصلی بلوک دیاگرام عبارتند از: ماتریسی از عناصر حافظه، رمزگشاهای ردیف DCX و محصولات DCY ، انتخابگرها (کلیدهای انتخاب گزینه ها)، آدرس های مشترکین ماتریس خوانده شده از آرایه ای از EP ها، پوسته های مکان های مختلف در نوار متقاطع سطر و ستون تشکیل شده است. عنصر حافظه PZUM یک جامپر مقاومتی یا رسانا (دیود، ترانزیستور) بین ردیف و انتهای آن است. ورود اطلاعات به ماتریس در طول فرآیند تهیه ریزمدارها و انجام این عملیات به دو روش مختلف تکنولوژیکی مهم است.

در میان ریز مدارهای PZUM سری های مختلف (جدول 1) سیستم عامل استاندارد زیادی وجود دارد. به عنوان مثال، در ریز مدارهای ROM K155PE21 - K.155PE24، کدهای حروف روسی PE21، الفبای لاتین PE22، علائم حسابی و اعداد PE23، نمادهای اضافی PE24 ثبت می شوند. در مجموع، این ریز مدارها یک مولد کاراکتر برای 96 کاراکتر در فرمت 7X5 ایجاد می کنند.

یکی از ریز مدارهای سری KR555PE4 حاوی سیستم عامل 160 کاراکتری است که مربوط به یک کد 8 بیتی برای تبادل اطلاعات KOI 2-8 با قالب کاراکتر 7X11 است. سیستم عامل کدهای کاراکترهای الفبایی عددی با استفاده از ریزمدار KMSh56RE2 انجام می شود.

یک تغییر قابل توجه نسبت به سیستم عامل استاندارد، میکرو مدار K505RES است.

دو ریز مدار یکپارچه K505REZ-002، K.505REZ-003 حاوی کدهایی برای حروف الفبای روسی و لاتین، اعداد، محاسبات و نمادهای اضافی هستند و به عنوان یک تولید کننده 96 کاراکتر در قالب 7X9 با طرح افقی برخی از علائم استفاده می شوند.

جدول 1. ریز مدارهای ماسک PZP


تغییرات 0059، 0060 به همین معنا هستند، اما کاراکترهایی را در قالب 5X7 تولید می کنند. اصلاحات 0040-0049 جایگزین سیستم عامل ضرایب برای تبدیل سریع فوریه می شود. تعدادی از تغییرات را می توان برای تنظیم سیستم عامل تابع سینوس از 0 تا 90 درجه با وضوح 10 اینچ (0051, 0052)، از 0 تا 45 درجه (0068, 0069) و از 45 تا 90 درجه (0070) استفاده کرد. ,. 0071) با وضوح yu 5 اینچ تغییرات 0080، 0081 سیستم عامل تابع Y = X را در X = 1 ... 128 تغییر می دهد.

تغییرات ریزمدار KR568PE2 جایگزین سفت‌افزار استاندارد نمادهای کد تلگراف بین‌المللی شماره 2 با فرمت‌های 5X7 و 7X9 (0001)، نمادهای الفبای روسی و لاتین، جدول‌های کد، اعداد و علائم حسابی (000 3، 0Q11)، سینوسی شدند. توابع از 0 تا 0 اسمبلر (0303-0306)، ویرایشگر متن (0301، 0302).

ریز مدار KR568RE2-0001 دارای سیستم عامل کدهای بین المللی تلگراف شماره 2 و 5 و KR568REZ-0002 - یک ویرایشگر متن برای اسمبلر است.

اصلاحات ریز مدارهای KR1610PE1-0100--KR1610PE1-0107 برای میان‌افزار میان‌افزار micro-EOM "Iskra".

نام ریز مدارهای PZUM و سیستم عامل استاندارد بر اساس کاربرد است؛ تعداد چنین ریز مدارها و تغییرات آنها به طور پیوسته در حال افزایش است.

برای برنامه ریزی ریز مدارهای PZUM فرم قرارداد به ذهن فنی ارسال شده است.

ریز مدارهای PZUM در حالت های زیر عمل می کنند: ذخیره (غیر انتخابی) و خواندن. برای خواندن اطلاعات باید کد آدرس و سیگنال ارسال شود.هدف تراشه های رام جدید در شکل نشان داده شده است. 17

اگر ورودی CS مستقیم باشد (شکل 17، b) یا اگر ورودی معکوس باشد (شکل 17، d) سیگنال های کنترل را می توان در سطح 1 عرضه کرد.

تعداد زیادی ریز مدار حاوی تعدادی ورودی کنترلی وجود دارد (شکل 17، a) که توسط یک اپراتور منطقی به هم متصل می شوند. برای چنین ریزمدارهایی، لازم است ترکیب متفاوتی از سیگنال‌ها به ورودی‌های اصلی اعمال شود، برای مثال 00 (شکل 17 a) یا 110 (شکل 17 ج)، به منظور فرمول‌بندی خوانایی ذهنی.

پارامتر دینامیکی اصلی ریزمدارهای PZUM ساعت انتخاب آدرس است. در صورت لزوم، سیگنال‌های خروجی را به ورودی‌های CS که با اعمال پالس‌ها پس از یافتن کد آدرس کنترل می‌شوند، بارق بزنید. در چنین شرایطی، برای خواندن ساعت، باید ساعت نصب سیگنال CS را برای آدرس دادن به زمان انتخاب پذیرفت. ریز مدار KR1610PE1 دارای یک سیگنال OE اضافی است که به خروجی منتقل می شود.

سیگنال های خروجی همه ریز مدارهای PZUM برابر با TTL است. این خروج عمدتاً توسط طرح سه کشور انجام شد.

Malyunok 17. ریز مدارهای ماسک PZP

برای کاهش طول عمر ریزمدار، به عنوان مثال، K.596PE1، مجاز به کار در حالت پالس است، که در آن ریز مدار تنها زمانی که اطلاعات خوانده می شود تغذیه می شود.

گرایش قوی به سمت پیچیدگی عملکردی حافظه BIS در ریز مدارهای PZUM نیز آشکار می شود: ساختار آنها شامل واحدهای رابط برای اتصال به یک گذرگاه استاندارد و برای اتصال میکرو مدارهای ماژول PZ برای رمزگشاهای K1801PE1 بدون داده اضافی است. K1809RE1، دستگاه‌هایی برای خودمانیتورینگ و تصحیح KA596RE2، K563RE2.

ریز مدارهای K1801 PE 1 و K1809 PE1 با حالت های کاری مربوطه خود سازگاری بالایی دارند. هدف ریز مدارها در شکل 17 نشان داده شده است. هر دو ریز مدار برای عملیات در انبار تجهیزات با استفاده از ستون فقرات سیستم استاندارد برای microEOM استفاده می شوند: ادغام در ساختار آن از یک دستگاه کنترل (کنترل کننده) اجازه می دهد تا ریز مدارها مستقیماً به ستون فقرات متصل شوند. چگونه ریزمدارهای RZUM حاوی ماتریسی با ظرفیت 65384 EP هستند، رجیسترها و رمزگشاهای کد آدرس، انتخابگرها، می توانند 4KX16 بیت را سازماندهی کنند. اطلاعات در پشت کارت های کسب توزیع کننده وارد می شود.

این ساختار همچنین شامل یک رجیستر 3 بیتی با کد آدرس ریز مدار "هارد سیمی" و یک مدار هم ترازی برای انتخاب ریز مدارها از گذرگاه است. وجود آدرس‌دهی ارائه شده توسط دستگاه اجازه می‌دهد تا هشت ریزمدار به طور همزمان و بدون دستگاه‌های اضافی به ستون فقرات متصل شوند.

ویژگی ریز مدارهای مرتبط با تخصیص آنها شامل ترکیبی از ورودی های آدرس Al-A15 و خروجی های داده DOo-DO15 است. قالب گیری خروجی طبق طرح برای سه آسیاب. سه رقم مهم کد آدرس Ats-A13 برای انتخاب ریزمدارها و ارقام دیگر Ats-At برای انتخاب کلمه خوانده شده استفاده می شود. در دریافت آدرس اصلی مجاز است، یک مدار برای مطابقت با نتیجه وارد کردن آدرس دریافتی و "هارد سیمی" ریز مدار تشکیل می شود. آدرس های دریافتی در رجیستر آدرس ثبت می شوند و ورودی ها و خروجی ها به ایستگاه سوم منتقل می شوند.

سیستم سیگنال سیگنال شامل: DIN - مجاز خواندن داده ها از OZP (معروف به RD). SYNC - همگام سازی

تبادل (در غیر این صورت РЄ - مجاز - جانور)، CS - انتخاب ریز مدار، RPLY - سیگنال خروجی آمادگی داده

همراه با اطلاعات DOo - DO15 که در بزرگراه خوانده می شود.

حالت ذخیره با سیگنال های SYNC=1 یا CS=1 تضمین می شود. در حالت خواندن ساعت ریز مدار، سیگنال SYNC = 0. همچنین باید سیگنال هایی را به کد آدرس روی پین های ADOi-ADO15 و CS =0 ارسال کنید. وقتی آدرس ADO15 - ADO13 را با آدرس ریز مدار در رجیستر ورودی مطابقت دادید، به آدرس کلمه خوانده شده بروید و به ایستگاه سوم ADO - ADO15 - RO بروید.